生活资讯
spice模型 、spice模型下载
2023-04-11 01:23  浏览:46

什么是SPICE模型

SPICE(Simulation Program with Integrated Circuit Emphasis)。随着I/O开关频率的增加和电压电平的降低,I/O的准确模拟仿真成了现代高速数字系统设计中一个很重要的部分。通过精确仿真I/O缓冲器、终端和电路板迹线,您可以极大地缩短新设计的面市时间。通过在设计之初识别与问题相关的信号完整性,可以减少板固定点的数量。传统意义上,SPICE分析用在需要高准确度的IC设计之类的领域中。然而,在PCB和系统范围内,对于用户和器件供应商而言,SPICE方法有几个缺点。由于SPICE仿真在晶体管水平上模拟电路,所以它们包含电路和工艺参数方面的详细信息。大多数IC供应商认为这类信息是专有的,而拒绝将他们的模型公诸于众。虽然SPICE仿真很精确,但是仿真速度对于瞬态仿真分析(常用在评估信号完整性性能时)而言特别慢。 并且,不是所有的SPICE仿真器都是完全兼容的。 默认的仿真器选项可能随SPICE仿真器的不同而不同。 因为某些功能很强大的选项可以控制精度、会聚和算法类型,所以任何不一致的选项都可能导致不同仿真器的仿真结果的相关性很差。 最后,因为SPICE存在变体,所以通常仿真器之间的模型并不总是兼容的;它们必须为特定的仿真器进行筛选。SPICE模型是由SPICE仿真器使用的基于文本描述的电路器件,它能够用数学预测不同情况下,元件的电气行为。SPICE模型从最简单的对电阻等无源元件只用一行的描述到使用数百行描述的极其复杂子电路。SPICE模型不应该与pSPICE模型混淆在一起。pSPICE是由OrCAD提供的专用电路仿真器。尽管有些pSPICE模型是与SPICE兼容的,却并不能保证其完全兼容性。SPICE是最广泛使用的电路仿真器,同时还是一个开放式标准。电磁干扰(Electromagnetic Interference),有传导干扰和辐射干扰两种。传导干扰是指通过导电介质把一个电网络上的信号耦合(干扰)到另一个电网络。辐射干扰是指干扰源通过空间把其信号耦合(干扰)到另一个电网络。在高速PCB及系统设计中,高频信号线、集成电路的引脚、各类接插件等都可能成为具有天线特性的辐射干扰源,能发射电磁波并影响其他系统或本系统内其他子系统的正常工作。自从电子系统降噪技术在70年代中期出现以来,主要由于美国联邦通讯委员会在1990年和欧盟在1992 提出了对商业数码产品的有关规章,这些规章要求各个公司确保它们的产品符合严格的磁化系数和发射准则。符合这些规章的产品称为具有电磁兼容性EMC(Electromagnetic Compatibility)。信号完整性是指信号在信号线上的质量。信号具有良好的信号完整性是指当在需要的时候,具有所必需达到的电压电平数值。差的信号完整性不是由某一单一因素导致的,而是板级设计中多种因素共同引起的。主要的信号完整性问题包括反射、振荡、地弹、串扰等。反射就是在传输线上的回波。信号功率(电压和电流)的一部分传输到线上并达到负载处,但是有一部分被反射了。如果源端与负载端具有相同的阻抗,反射就不会发生了。源端与负载端阻抗不匹配会引起线上反射,负载将一部分电压反射回源端。如果负载阻抗小于源阻抗,反射电压为负,反之,如果负载阻抗大于源阻抗,反射电压为正。布线的几何形状、不正确的线端接、经过连接器的传输及电源平面的不连续等因素的变化均会导致此类反射。串扰是两条信号线之间的耦合,信号线之间的互感和互容引起线上的噪声。容性耦合引发耦合电流,而感性耦合引发耦合电压。PCB板层的参数、信号线间距、驱动端和接收端的电气特性及线端接方式对串扰都有一定的影响。过冲就是***个峰值或谷值超过设定电压——对于上升沿是指***电压而对于下降沿是指***电压。下冲是指下一个谷值或峰值。过分的过冲能够引起保护二极管工作,导致过早地失效。过分的下冲能够引起假的时钟或数据错误。振荡的现象是反复出现过冲和下冲。信号的振荡和环绕振荡由线上过度的电感和电容引起,振荡属于欠阻尼状态而环绕振荡属于过阻尼状态。信号完整性问题通常发生在周期信号中,如时钟等,振荡和环绕振荡同反射一样也是由多种因素引起的,振荡可以通过适当的端接予以减小,但是不可能完全消除。在电路中有大的电流涌动时会引起地平面反弹噪声(简称为地弹),如大量芯片的输出同时开启时,将有一个较大的瞬态电流在芯片与板的电源平面流过,芯片封装与电源平面的电感和电阻会引发电源噪声,这样会在真正的地平面(0V)上产生电压的波动和变化,这个噪声会影响其它元器件的动作。负载电容的增大、负载电阻的减小、地电感的增大、同时开关器件数目的增加均会导致地弹的增大。由于地电平面(包括电源和地)分割,例如地层被分割为数字地、模拟地、屏蔽地等,当数字信号走到模拟地线区域时,就会产生地平面回流噪声。同样电源层也可能会被分割为2.5V,3.3V,5V等。所以在多电压PCB设计中,地电平面的反弹噪声和回流噪声需要特别关心。时域(time domain)是以时间为基准的电压或电流的变化的过程,可以用示波器观察到。它通常用于找出管脚到管脚的延时(del***s)、偏移(skew)、过冲(overshoot)、下冲(undershoot)以及建立时间(settling times)。频域(frequency domain)是以频率为基准的电压或电流的变化的过程,可以用频谱分析仪观察到。它通常用于波形与FCC和其它EMI控制限制之间的比较。阻抗是传输线上输入电压对输入电流的比率值(Z0=V/I)。当一个源送出一个信号到线上,它将阻碍它驱动,直到2*TD时,源并没有看到它的改变,在这里TD是线的延时(del***)。建立时间就是对于一个振荡的信号稳定到指定的最终值所需要的时间。管脚到管脚延时是指在驱动器端状态的改变到接收器端状态的改变之间的时间。这些改变通常发生在给定电压的50%,最小延时发生在当输出***个越过给定的阈值(threshold),***延时发生在当输出最后一个越过电压阈值(threshold) ,测量所有这些情况。信号的偏移是对于同一个网络到达不同的接收器端之间的时间偏差。偏移还被用于在逻辑门上时钟和数据达到的时间偏差。Slew rate 就是边沿斜率(一个信号的电压有关的时间改变的比率)。I/O的技术规范(如PCI)状态在两个电压之间,这就是斜率(slew rate),它是可以测量的。在当前的时钟周期内它不出现切换。另外也被称为 "stuck-at" 线或static线。串扰(Crosstalk)能够引起一个静态线在时钟周期内出现切换。假时钟是指时钟越过阈值(threshold)无意识地改变了状态(有时在VIL或VIH之间)。通常由于过分的下冲(undershoot)或串扰(crosstalk)引起。

如何向Advanced Design System导入spice模型

导入的IRF540N的模型文件如下:

.SUBCKT irf540n 1 2 3

* SPICE3 MODEL WITH THERMAL RC NETWORK

**************************************

* Model Generated by MODPEX *

*Copyright(c) Symmetry Design Systems*

* All Rights Reserved *

* UNPUBLISHED LICENSED SOFTWARE *

* Contains Proprietary Information *

* Which is The Property of *

* SYMMETRY OR ITS LICENSORS *

*Commercial Use or Resale Restricted *

* by Symmetry License Agreement *

**************************************

* Model generated on Sep 5, 01

* MODEL FORMAT: SPICE3

* Symmetry POWER MOS Model (Version 1.0)

* External Node Designations

* Node 1 - Drain

* Node 2 - Gate

* Node 3 - Source

M1 9 7 8 8 MM L=100u W=100u

.MODEL MM NMOS LEVEL=1 IS=1e-32

+VTO=3.58173 LAMBDA=0.00806114 KP=112.25

+CGSO=1.896e-05 CGDO=1e-11

RS 8 3 0.025918

D1 3 1 MD

.MODEL MD D IS=1.565e-11 RS=0.006486 N=1.1328 BV=100

+IBV=0.00025 EG=1.2 XTI=3.32496 TT=0

+CJO=1.16e-09 VJ=3.16363 M=0.840542 FC=0.5

RDS 3 1 1e+06

RD 9 1 0.0130608

RG 2 7 6.45271

D2 4 5 MD1

* Def***lt values used in MD1:

* RS=0 EG=1.11 XTI=3.0 TT=0

* BV=infinite IBV=1mA

.MODEL MD1 D IS=1e-32 N=50

+CJO=1.30485e-09 VJ=0.899032 M=0.9 FC=1e-08

D3 0 5 MD2

* Def***lt values used in MD2:

* EG=1.11 XTI=3.0 TT=0 CJO=0

* BV=infinite IBV=1mA

.MODEL MD2 D IS=1e-10 N=0.4 RS=3e-06

RL 5 10 1

FI2 7 9 VFI2 -1

VFI2 4 0 0

EV16 10 0 9 7 1

CAP 11 10 2.35428e-09

FI1 7 9 VFI1 -1

VFI1 11 6 0

RCAP 6 10 1

D4 0 6 MD3

* Def***lt values used in MD3:

* EG=1.11 XTI=3.0 TT=0 CJO=0

* RS=0 BV=infinite IBV=1mA

.MODEL MD3 D IS=1e-10 N=0.4

.ENDS irf540n

*SPICE Thermal Model Subcircuit

.SUBCKT irf540nt 3 0

R_RTHERM1 2 3 0.158

R_RTHERM2 1 2 0.274

R_RTHERM3 0 1 0.29

C_CTHERM1 2 3 0.00131

C_CTHERM2 1 2 0.001686

C_CTHERM3 0 1 0.022562

.ENDS irf540nt

如何向LTspice正确导入Spice模型

导导导 导 导 导 导导导 方法一、将模型文件粘在当前的 上,方法 :

导 步 1 导导 导 导 导 导 : 制模型文件(来源于OrCAD PSpice Model )

导 步 2 导导 导 导 导 导导 导 导 导导 导 导 导 :将 制的文件 制到下 所示位置

导 步 3 导导 导 导 导导 导 :点 上面框 中的 OK 导导 导导 导 导 导 ,将文件粘 在 面上,然

导导 导 导 后从文件中拖一个三极管出来,将名字改成一 即可。

导导 导导 仿真效果 下 :

方法二、如有*.lib 导 导 导 导 导 导 的 文件,比如 PSPICE 导 的日本晶体管

jbipolar.lib 导 导 导 导 导 ,将 文件考到 LTCLTspiceIVlibsub 导 导 导 导 目 中。然

导导 导 导 后按 操作:

导 点 OK后,效果如下所示:

导导 导 导 仿真效果 如下:

Q2sc1907 导导 导 相 特性(30MHz 导导 截止 率)

导导 方法三:将模型文件直接粘 到 LTCLTspiceIVlib cmp 导 中的相

文件中。如要将 PSPICE 的 diode.lib 导导 导 的模型全 入到 cmp 中的

standard.dio 导 导 导 导 导 中。先用 事本打 diode.lib, 导 导 导 导 导 导 导 全 , 制。而后

导导 导 导 导 用 事本打 standard.dio, 导导 导导导 导导导 导 在其适当的位置粘 , 。 二极

导导 导 导 导 导 导 导 导 导导 导导 导 导 导 导 导 导 导 管 里多了很多元件( 下 )。三极管同理。

原来二极管很少多了很多二极管模型^_^

如何建立Spice模型

建立SPICE模型方法如下:

***步,查找器件的 SPICE文件(源码资料)。

第二步,创建对应器件的原理图符号。

第三步,设置器件属性。

第四步,建立脚本文件。

第五步,仿真测试。

spice模型的介绍就聊到这里吧,感谢你花时间阅读本站内容,更多关于spice模型下载、spice模型的信息别忘了在本站进行查找喔。

发表评论
0评